扫一扫
分享文章到微信
扫一扫
关注官方公众号
至顶头条
GRAPE-DR表面积17mm×17mm,采用90nm制程,安装在PCI-X附加卡上,用做系统中央处理器的辅助动力。东京大学教授表示,GRAPE-DR处理器的处理能力将达到每秒5120亿次浮点(512Gflops)的运算能力,最大功耗60W,每消耗1W电力可得到8.5Gflops的运算效果。
GRAPE-DR芯片的512个核心分为16组,每组32个,分别用于处理某一类型的浮点指令。处理器的每个核心都能执行单独一条数学指令,如浮点加法或浮点乘法,而且各个核心共享缓存。
GRAPE-DR在计算速度上较上一代GRAPE-6将有大幅提高,且应用层面也将更为广泛:其运算能力将达到每秒2000万亿次浮点(Teraflops),速度是GRAPE-6的30倍以上;GRAPE-6的功能主要是应用在天文运算,而GRAPE-DR的功能则扩展至一般运算。
濠电姷顣介埀顒€鍟块埀顒€缍婇幃妯诲緞閹邦剛鐣洪梺闈浥堥弲婊勬叏濠婂牊鍋ㄦい鏍ㄧ〒閹藉啴鏌熼悜鈺傛珚鐎规洘宀稿畷鍫曞煛閸屾粍娈搁梻浣筋嚃閸ㄤ即宕㈤弽顐ュС闁挎稑瀚崰鍡樸亜閵堝懎濮┑鈽嗗亝濠㈡ê螞濡ゅ懏鍋傛繛鍡樻尭鐎氬鏌嶈閸撶喎顕i渚婄矗濞撴埃鍋撻柣娑欐崌閺屾稑鈹戦崨顕呮▊缂備焦顨呴惌鍌炵嵁鎼淬劌鐒垫い鎺戝鐎氬銇勯弽銊ф噥缂佽妫濋弻鐔碱敇瑜嶉悘鑼磼鏉堛劎绠為柡灞芥喘閺佹劙宕熼鐘虫緰闂佽崵濮抽梽宥夊垂閽樺)锝夊礋椤栨稑娈滈梺纭呮硾椤洟鍩€椤掆偓閿曪妇妲愰弮鍫濈闁绘劕寮Δ鍛厸闁割偒鍋勯悘锕傛煕鐎n偆澧紒鍌涘笧閹瑰嫰鎼圭憴鍕靛晥闂備礁鎼€氱兘宕归柆宥呯;鐎广儱顦伴崕宥夋煕閺囥劌澧ù鐘趁湁闁挎繂妫楅埢鏇㈡煃瑜滈崜姘跺蓟閵娧勵偨闁绘劕顕埢鏇㈡倵閿濆倹娅囨い蹇涗憾閺屾洟宕遍鐔奉伓