科技行者

行者学院 转型私董会 科技行者专题报道 网红大战科技行者

知识库

知识库 安全导航

至顶网服务器频道Intel下一代Core架构多图介绍

Intel下一代Core架构多图介绍

  • 扫一扫
    分享文章到微信

  • 扫一扫
    关注官方公众号
    至顶头条

在本届IDF上,Intel将未来Conroe/Merom/Woodcrest处理器所用的新架构正式命名为Core,并进行了详细介绍,其中很多信息都是首次披露。Core架构的五大关键创新技术:大范围动态执行、高级数字媒体增强、高级智能缓存、智能电源管理、智能内存访问。

2008年1月15日

关键字: 英特尔 Core IDF 处理器

  • 评论
  • 分享微博
  • 分享邮件

    ZDNetChina服务器站 服务器芯片/组件技巧

  在本届IDF上,Intel将未来Conroe/Merom/Woodcrest处理器所用的新架构正式命名为Core,并进行了详细介绍,其中很多信息都是首次披露。

  Intel首席技术官Justin Rattner。

  各代Pentium处理器执行每条指令所需能量的演变。可以看出,最新的Pentium 4已经走到了一种极端。

  来自Intel以色列设计团队的Pentium M和Core Duo打破了历史宿命,所需能量与当年的Pentium相当。

  新一代Intel微处理器架构被正式命名为Core。

  所有的Core系列处理器都将基于与Core Solo/Core Duo同样的65nm工艺。Intel声称新工艺可带来20%的性能提升和30%的功耗节省。

  到2007年年中,Intel将进一步转向更高级的45nm工艺,性能可再提升20%,功耗则可再节约30%。

  Core架构的五大关键创新技术:大范围动态执行、高级数字媒体增强、高级智能缓存、智能电源管理、智能内存访问。

  新架构中的4-issue和14-stage pipeline特性我们早已知道,Pentium M的micro-ops fusion技术也已应用在讯驰平台中,不过mcaro fusion技术是首次披露。micro-ops fusion技术允许将编码指令“融合”并一同送往流水线,macro fusion技术则允许x86指令在编码阶段之前进行“融合”并当作单独一条指令送往流水线。Rattner演示了macro fusion是何将“比较”和“跳跃”两条指令合成一条指令的。

  Core架构还可以在一个循环内执行所有的128位SSE指令(包括SSE1/SSE2/SSE3),而过去需要两个循环,因此任何进行了SSE指令优化的应用程序都将获益匪浅。

  相比于Core Duo T2600,Merom可以在同样的电池消耗水平上增加20%的性能。

  相比于Pentium D 950,Conroe的性能可增加40%,功耗则可减少40%。

  相比于双2MB二级缓存的Xeon 2.80GHz,Woodcrest的性能将增加80%,功耗则减少35%。

  我们不知道Intel是基于何种情况得出这些比较数据的,但Core架构的期待值也由此可见一斑。

  Intel和AMD均将在明年推出四核心处理器,不过Rattner表示:2008年推出八核心处理器的可能性不会太大,因为Intel认为更重要的任务是深入开发每个核心的指令级并行性(ILP)。

  Conroe架构示意图

  Conroe核心图片(伪彩色)

  Rattner最后还表示,目前处理器的功耗与显卡、内存、芯片组等周边平台的功耗之间的比例为1:1左右,而Core架构处理器将会把这一比例变成1:2。

    • 评论
    • 分享微博
    • 分享邮件
    邮件订阅

    如果您非常迫切的想了解IT领域最新产品与技术信息,那么订阅至顶网技术邮件将是您的最佳途径之一。

    重磅专题
    往期文章
    最新文章