英特尔今天推出了采用英特尔Stratix10 SX FPGA(英特尔超强大的FPGA)的全新英特尔可编程加速卡(PAC),以扩充其现场可编程门阵列(FPGA)加速平台产品组合。借助面向英特尔至强CPU及FPGA的加速栈,这款高带宽卡可为数据中心开发人员提供强大的平台,用于部署基于FPGA的加速工作负载。HPE将成为首家将采用Stratix10 SX FPGA的英特尔PAC,和面向英特尔至强可扩展处理器及FPGA的英特尔加速栈,整合至其服务器产品的OEM。
HPE副总裁兼HPC与AI事业部总经理Bill Mannel表示:“我们看到基于FPGA的加速器市场增长迅速,越来越多的开发人员(无论专业知识如何)都可采用全新的英特尔FPGA解决方案工具,实现工作负载加速。我们计划在我们的产品中使用英特尔Stratix 10 PAC和加速栈,以帮助客户轻松管理复杂及新涌现的工作负载。”
功能:
与之前宣布的采用英特尔Arria10 FPGA的英特尔PAC一样,全新采用Stratix10 SX FPGA的英特尔PAC支持设计合作伙伴生态系统,他们致力于交付广泛应用工作负载的加速IP。采用Stratix10 SX FPGA的英特尔PAC是一种外形更大的卡,专为内嵌处理和内存密集型工作负载而构建,如流分析和视频转码。而外形较小的采用Arria 10 FPGA的英特尔PAC适用于回溯测试、数据库加速和图像处理等工作负载。
随着市场对大数据和人工智能(AI)需求的增长,FPGA的可再编程技术可以满足数据中心应用的处理要求,适应其不断变化的工作负载。借助可再配置的逻辑、内存和数字信号处理模块,FPGA可通过适当编程来执行任何类型的功能,同时实现高吞吐量和实时性能,因而适用于许多关键的企业和云应用。
面向英特尔至强CPU及FPGA的加速栈支持行业领先的操作系统、虚拟化和编排软件,它能够为软件开发人员提供一种通用接口,帮助他们更快速实现商用、简化管理以及利用日益扩大的加速器工作负载生态系统。
好文章,需要你的鼓励
多伦多大学研究团队提出Squeeze3D压缩框架,巧妙利用3D生成模型的隐含压缩能力,通过训练映射网络桥接编码器与生成器的潜在空间,实现了极致的3D数据压缩。该技术对纹理网格、点云和辐射场分别达到2187倍、55倍和619倍的压缩比,同时保持高视觉质量,且无需针对特定对象训练网络,为3D内容传输和存储提供了革命性解决方案。
浙江大学与腾讯联合研究团队提出MoA异构适配器混合方法,通过整合不同类型的参数高效微调技术,解决了传统同质化专家混合方法中的表征坍塌和负载不均衡问题。该方法在数学和常识推理任务上显著优于现有方法,同时大幅降低训练参数和计算成本,为大模型高效微调提供了新的技术路径。
耶鲁、哥大等四校联合研发的RKEFino1模型,通过在Fino1基础上注入XBRL、CDM、MOF三大监管框架知识,显著提升了AI在数字监管报告任务中的表现。该模型在知识问答准确率提升超过一倍,数学推理能力从56.87%提升至70.69%,并在新颖的数值实体识别任务中展现良好潜力,为金融AI合规应用开辟新路径。
加州大学圣巴巴拉分校研究团队开发出能够自我进化的AI智能体,通过《卡坦岛拓荒者》桌游测试,这些AI能在游戏过程中自主修改策略和代码。实验显示,具备自我进化能力的AI显著超越静态版本,其中Claude 3.7模型性能提升达95%。研究验证了AI从被动工具向主动伙伴转变的可能性,为复杂决策场景中的AI应用开辟新路径。